圖1是用D型觸發(fā)器構(gòu)成的÷2分頻電路。脈沖分頻器有很寬的工作頻帶,低頻端實(shí)際上沒有限制,高端極限頻率主要決定于使用的器件,但也與電路有關(guān)系。1兆赫以下可采用金屬-氧化物-半導(dǎo)體(MOS)集成電路,1~30兆赫可采用晶體管-晶體管邏輯(TTL)電路,30~60兆赫則宜采用高速TTL電路,60~300兆赫應(yīng)采用發(fā)射極耦合邏輯(ECL)電路。將N級(jí)÷2分頻器串聯(lián)起來,可構(gòu)成÷2N非同步分頻器。這種一級(jí)推一級(jí)的分頻鏈具有節(jié)省器件和上限工作頻率高的優(yōu)點(diǎn),但有延時(shí)積累的缺點(diǎn),當(dāng)級(jí)數(shù)N很大時(shí),末級(jí)翻轉(zhuǎn)時(shí)刻和第一級(jí)相比有很大的延遲,這在時(shí)序電路中是不允許的。此外,分頻次數(shù)局限于2N也欠靈活。
圖1 D型觸發(fā)器構(gòu)成的÷2分頻電路
采用級(jí)間反饋可實(shí)現(xiàn)任意次數(shù)的分頻,圖2即為一例。圖中的三個(gè)觸發(fā)器由同一個(gè)脈沖序列驅(qū)動(dòng),能在需要翻轉(zhuǎn)時(shí)一起翻轉(zhuǎn),屬于同步分頻器。它沒有延時(shí)積累的問題,但與非同步分頻器相比,獲得同樣的分頻次數(shù)須用更多的器件,而且工作頻率較低。此外還有一種脈沖分頻器,其分頻次數(shù)可由外界信號(hào)置定,稱為程序分頻器。這種分頻電路已廣泛用于頻率合成器。
圖2 級(jí)間反饋分頻
更多相關(guān): AV集成
©版權(quán)所有。未經(jīng)許可,不得轉(zhuǎn)載。